Details Table
┌──────────┬────────────────────┬─┬─┬─┬─┬─┬─┬──────────────────────────────────┐
│Encoding │Instruction │0│1│2│3│4│5│Description │
├──────────┼────────────────────┼─┼─┼─┼─┼─┼─┼──────────────────────────────────┤
│0C ib │OR AL,imm8 │X│X│X│X│X│X│OR immediate byte to AL │
├──────────┼────────────────────┼─┼─┼─┼─┼─┼─┼──────────────────────────────────┤
│0D iw │OR AX,imm16 │X│X│X│X│X│X│OR immediate word to AX │
├──────────┼────────────────────┼─┼─┼─┼─┼─┼─┼──────────────────────────────────┤
│0D id │OR EAX,imm32 │ │ │ │X│X│X│OR immediate dword to EAX │
├──────────┼────────────────────┼─┼─┼─┼─┼─┼─┼──────────────────────────────────┤
│80 /1 ib │OR r/m8,imm8 │X│X│X│X│X│X│OR immediate byte to r/m byte │
├──────────┼────────────────────┼─┼─┼─┼─┼─┼─┼──────────────────────────────────┤
│81 /1 iw │OR r/m16,imm16 │X│X│X│X│X│X│OR immediate word to r/m word │
├──────────┼────────────────────┼─┼─┼─┼─┼─┼─┼──────────────────────────────────┤
│81 /1 id │OR r/m32,imm32 │ │ │ │X│X│X│OR immediate dword to r/m dword │
├──────────┼────────────────────┼─┼─┼─┼─┼─┼─┼──────────────────────────────────┤
│83 /1 ib │OR r/m16,imm8 │ │ │ │X│X│X│OR sign-extended immediate byte │
│ │ │ │ │ │ │ │ │with r/m word │
├──────────┼────────────────────┼─┼─┼─┼─┼─┼─┼──────────────────────────────────┤
│81 /1 ib │OR r/m32,imm8 │ │ │ │X│X│X│OR sign-extended immediate byte │
│ │ │ │ │ │ │ │ │with r/m dword │
├──────────┼────────────────────┼─┼─┼─┼─┼─┼─┼──────────────────────────────────┤
│08 /r │OR r/m8,r8 │X│X│X│X│X│X│OR byte register to r/m byte │
├──────────┼────────────────────┼─┼─┼─┼─┼─┼─┼──────────────────────────────────┤
│09 /r │OR r/m16,r16 │X│X│X│X│X│X│OR word register to r/m word │
├──────────┼────────────────────┼─┼─┼─┼─┼─┼─┼──────────────────────────────────┤
│09 /r │OR r/m32,r32 │ │ │ │X│X│X│OR dword register to r/m dword │
├──────────┼────────────────────┼─┼─┼─┼─┼─┼─┼──────────────────────────────────┤
│0A /r │OR r8,r/m8 │X│X│X│X│X│X│OR byte register to r/m byte │
├──────────┼────────────────────┼─┼─┼─┼─┼─┼─┼──────────────────────────────────┤
│0B /r │OR r16,r/m16 │X│X│X│X│X│X│OR word register to r/m word │
├──────────┼────────────────────┼─┼─┼─┼─┼─┼─┼──────────────────────────────────┤
│0B /r │OR r32,r/m32 │ │ │ │X│X│X│OR dword register to r/m dword │
└──────────┴────────────────────┴─┴─┴─┴─┴─┴─┴──────────────────────────────────┘
[Back: OR-Logical Inclusive OR]
[Next: Description]